Sprawdzian PTC część1 (21.11.2016) wersjaC, Bity od najmniej znaczącego: a,b,c,d,e.... MAX 12 pkt

- (1 pkt) Korzystając z notacji uzupełnieniowej (liczby dodatnie(znak moduł w NKB), liczby ujemne (znak moduł w U2)) spróbuj wyznaczyć używając słowa równego 5 bitów sumę dwóch liczb: -16, -3. Proszę opisać i zastosować w praktyce dla dodawanych liczb test poprawności operacji dodawania.
- (3pkt) Metodą Quine–McCluskey dokonać optymalizacji funkcji f(e,d,c,b,a)=SUMA(1,9,12,17,19,23,25,27,28,31)+d(13)
   wynik optymalizacji proszę zapisać w sposób pozwalający na realizację funkcji wyłącznie za pomocą bramek NAND.
- 3. (3pkt) Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników D tworzących licznik moduło 9 liczący w NKB kodzie od 2 do 10 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 2. Proszę uzasadnić poprawność wyboru zegarów. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę określić funkcję wejścia przerzutnika bitu C.
- 4. (2 pkt) Proszę wyznaczyć (metodą syntezy) funkcje wejść przerzutnika JK dla najstarszego bitu licznika synchronicznego moduło 6 liczącego w NKB (stany od 5 do 0). Licznik rozpoczyna pracę po asynchronicznym wprowadzeniu przerzutników w stan 0.
- 5. (3pkt) Metodą skracania zakresu pracy licznika synchronicznego z zerowaniem asynchronicznym modulo 16 w NKB (o stanach od 0 do 15) zaprojektowano: licznik liczący w NKB modulo 12 (ze stanem 0 w cyklu stanów stabilnych). W wyniku oceny pracy wykonanego zgodnie z projektem licznika zaobserwowano, że stan 0 pojawia się częściej niż zakładano, a mianowicie układ jest zerowany co 8 narastające zbocze zegarowe się. Proszę:
- A) Określić co jest prawdopodobną przyczyną błędnej pracy,
- B) zaprojektować licznik synchroniczny modulo 16 z przerzutników JK,
- C) skrócić licznik modulo 16 do opisanego układu mod12 za pomocą bramek,
- D) określić sposób modyfikacji zapewniający poprawną pracę zaprojektowanego układu licznika synchronicznego.

**Zad 1.** 
$$16_{(10)} = 10000_{(2)}$$
 **W**  $-16_{(10)} = 10000_{(U2)}$ 

Według wykładów powinniśmy dorzucić "1" na początku przy zmianie na U2, ale według polecenia mamy spróbować wykonać operację na 5 bitach. //to jest poprawna konwersja -16 w U2, nic nie trzeba dodawać - a jaki jest zakres U2? -1 do -16 | dodatnie 0-15 dla 5 bitów

$$-3_{(10)} = 11101_{(U2)}$$

10

10000

+ 11101

=(1)01101

Wynik nie jest poprawny, gdyż przeniesienie z ostatniego bitu nie jest równie przeniesieniu na ostatni bit, kiedy mamy wykonać operację na dokładnie 5 bitach.

Poprawne? tak.

W

## Zad 2.

```
f(e,d,c,b,a)= \(\int(1,9,12,14,19,23,25,24,28,31) +d(15)
      4 74 11
                                          0.001
                                   · 119
      10000
                   .1 00001
                                            .0001
                                   · lilt
      10010
                   .9 01001
                                          01.01
 从
                                   A 9:13
      01100
                   · 1 01100
                                           . 1001
                                   . 9:25
                   · 14 10001
 14
      10001
                                           0110:
                   · 13 10011
                                   B 12:15
 13
      10011
                                           . 1100
                                   C 14:19
                                           100.1
 23
      10111
                                   e Hill
                   · 28 11100
                                           1.001
 25
                                    - 14:25
      11001
                                           10.11
                   . 23 10111
                                    . 19123
      11011
 24
                   . 24 11011
                                          1.011
                                    · 18:14
 28
      COLLY
                   31 11111
                                            12001
                                   · 15: H
                                           1.11
 31
      11111
                                   · 23:31
                                            11.11
      01101
 (13)
                                    . 24:31
1,3,17,25 .. 001.0
                                1 9 12 14 19 23 25 24 28 31
                                   X
17, 1P, 25,74 1.0.1, E
X1,25,18,14 100.1
                            B
                           00 F(F)
19,25, 24,51
XP. 24, 25,31
          deba + cba · eba · f· (deba) (cba) (eba)
```

# Poprawne?

tak

## Zad 3.



Nie jestem pewny tego zadania, ale chyba o to chodziło.

<u>Poprawne?</u> Myślę, że tak chociaż dla D liczy się opadające(?????wut??????), więc w Q0 bym zaznaczył odwrotnie. //Q0 jest dobrze wyznaczone.

// Mógłby ktoś wyjaśnić dlaczego i jak to działa?

//na pozycji abcd zapisywana jest ta wartość na jaką zmienia się bit c(o ile się zmienia) po tym stanie(po stanie 0011 bit c zmienia się na 1, po stanie 0111 bit c zmienia stan na 0, w pozostałych wypadkach się nie zmienia, więc wartości dowolne - przynajmniej ja tak to rozumiem)

Mam pytanie, jak mamy tabele dla Dc, to czy wartość QdQcQbQa 0010 nie powinna wynosić zero? Mamy nawet w poleceniu napisane że "Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 2". Czy zatem nie jest bezpieczniej wymusić te zera w Qd Qc i Qa?

## Zad 4a



Poprawne? // A nie powinno byc po prostu J2 = ~Q0\*~Q1, K2 =~Q0 ?
Poprawne, metoda syntezy to wlasnie takie funkcje

## Zad 5.



### Poprawne? tak.

Te ANDy łączące kolejne przerzutniki na pewno są potrzebne? tak

## W synchro tak.

KONIEC.

Sprawdzian PTC część1 (16.11.2016) wersja5A, Bity od najmniej znaczącego: a,b,c,d,e.... MAX 1 Zpkt

- 1. (1 pkt) Korzystając z notacji uzupełnieniowej (liczby dodatnie(znak moduł w NKB), liczby ujemne (znak moduł w U2)) wyznacz używając 5 bitów sumę trzech liczb: -16, -8, 9. Jeśli kolejność dodawania ma wpływ na poprawność wyniku
- 2. (3pkt)Metodą Quine–McCluskey dokonać optymalizacji funkcji f(e,d,c,b,a)=SUM(2,3,5,7,8,11,21,27)+d(10,18,24)
- wynik optymalizacji proszę zapisać w sposób pozwalający na realizację funkcji wyłącznie za pomocą bramek NAND. 3. (3pkt) Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników D tworzących licznik modulo 10 liczący w NKB kodzie od 0 do 9 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 0. Proszę uzasadnić poprawność wyboru zegarów. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę określić funkcję wejścia przerzutnika najstarszego bitu.
- (2 pkt) Proszę wyznaczyć funkcje wejść przerzutnika JK dla najstarszego bitu licznika synchronicznego modulo 5 liczącego w NKB (stany od 0 do 4). Licznik rozpoczyna pracę po asynchronicznym wprowadzeniu przerzutników w
- 5. (3pkt) Metodą Karno w ramach optymalizacji łącznej dwóch funkcji wyznaczyć postacie minimalne F1= SUMA(2,3,4,6,7,12,13,14,15), F2=SUMA(0,1,2,3,8,9,13)

## Zad 1.t

$$-16_{(10)} = 10000_{(2)}$$

$$-8_{(10)} = 11000_{(2)}$$

$$9_{(10)} = 01001_{(2)}$$

-16 + (-8) + 9 = -15, ale ponieważ -16 + (-8) = -24 to nie można rozpocząć od dodania obu ujemnych liczb, w pierwszym dodawaniu musi wystąpić dodatnia czyli np

10000(-16)

+01001(9)

=11001(-7)

-16+9=-7 - wynik jest poprawny(nie było przeniesienia na najstarszy bit ani z najstarszego bitu)

11001(-7)

+11000(-8)

=10001(-15) - wynik poprawny(dodatkowa jedynka, która przeniosłaby się na 6 bit jest do ucięcia, bo mieliśmy działać na 5 bitach)

```
Zad 3.

00 01 11 10

00 - 0 0 -

01 - 0 1 -

11 - - - -

10 - 0 - -

(przejście na 1 przy stanie 0111 i na 0 prz stanie 1001)

funkcja D3 = (~d)bc

(tu nie jestem pewien, ale funkcja musi dać 1 dla 0111 i 0 dla 1001...)

a nie powinnismy tez wpisac 0 dla 1,3 i 5 ?? tez tak mysle

Najstarszy bit zmienia się raz na 1 i raz na 0

no to powinien byc sterowany (~Q0) no tak i dlatego powinnismy tez wpisac 0 dla 1,3 i 5

Samo ~Q0 nie da przypadkiem zmiany co jeden stan?

Wg. mnie pasuje tak jak jest, można co najwyżej inną parę wziąć.
```

Czyli funkcja (~d)bc jest poprawna?(tylko jaką inna parę jak najstarszy bit zmienia się raz w jedna i raz w drugą stronę?)Np. bit 1 i górne: D3=(~d)ba ; zerowanie raczej będzie rst, więc tego nie ustawiamy

jest git.

```
Zad 4.

J3=\Sigma(3)+d(4, 5, 6, 7)

K3=\Sigma(4)+d(1, 2, 3, 5, 6, 7)

//nie powinno byc w k3 do d(0 dodatkowo)"?
```

## Zad 5.

//pamięta ktoś jak dokonywało się łącznej optymalizacji? To był iloczyn optymalizacji poszczególnych funkcji czy coś jeszcze innegoe innego?

chyba to: <a href="https://www.cs.put.poznan.pl/rwalkowiak/pliki/2015/ptc/ptc\_w1.pdf#53">https://www.cs.put.poznan.pl/rwalkowiak/pliki/2015/ptc/ptc\_w1.pdf#53</a> + tabelka, które stany są dla danej grupy (F1, F2, F1\*F2), tylko nie wiem, czy MUSIMY brać z F1\*F2 stany, czy nie Dla liczb:

```
00 01 11 10
00 0 1 3 2
01 4 5 7 6
11 12 13 15 14
10 8 9 11 10
```

| F1: (A,B,C)              | F2: (D,E, <u>F</u> ) | F1xF2: (G,H) |
|--------------------------|----------------------|--------------|
| 00 01 11 10              | 00 01 11 10          | 00 01 11 10  |
| 00 0 0 1 1               | 00 1 1 1 1           | 00 0 0 1 1   |
| 01 <u>1</u> 0 1 <u>1</u> | 01 0 0 0 0           | 01 0 0 0 0   |
| 11 <u>1</u> 1 1 <u>1</u> | 11 0 <u>1</u> 0 0    | 11 0 1 0 0   |
| 100 0 0 0                | 10 1 <u>1</u> 0 0    | 10 0 0 0 0   |

Wybrane grupy: H,G (pokrywają liczby 13, 2 i 3) + E,D (pokrywają 0-3, 8,9) + A,B,C (dla 2,3,4,6,7,12-15)

$$\mathbf{f} = \overline{db} * \overline{ac} * \overline{dc} * \overline{dc} * \overline{dcba} \cdot \overline{dcb}$$

# →ktoś potwierdzi?

tu jest moje, bo końcówka z rozwiązaniem powyżej jest chyba trochę inna (akurat tak wyszło, że nie było sensu wykorzystywać G,H do F1)

h



//w a mogłeś mieć jeszcze 0110 i 1110

Mam tak samo jak Ty...;)

moje miasto a w nim

Najpiękniejszy mój świat

Sprawdzian PTC część1 (21.11.2016) wersjaB, Bity od najmniej znaczącego: a,b,c,d,e.... MAX 12 pkt

- (1 pkt) Korzystając z notacji uzupełnieniowej (liczby dodatnie(znak moduł w NKB), liczby ujemne (znak moduł w U2)) wyznacz używając 9 bitów dwóch liczb: -120, 81. Opisać i zastosować w praktyce test poprawności operacji dodawania.
- (3pkt)Metodą Carno dokonać optymalizacji funkcji znajdując implicenty (grupy kombinacji z 0 na wyjściach)
  f(e,d,c,b,a)=π(2,3,5,7,8,11,21,27)+d(10,18,22,24) wynik optymalizacji proszę zapisać w sposób pozwalający na realizację funkcji
  wyłącznie za pomocą bramek NOR.
- 3. (3pkt) Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników D tworzących licznik modulo 11 liczący w NKB kodzie od 1 do 10 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 1. Proszę uzasadnić poprawność wyboru zegarów. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę określić funkcję wejścia przerzutnika najstarszego bitu.
- 4. (2 pkt) Proszę wyznaczyć (metodą syntezy) funkcje wejść przerzutnika JK dla najstarszego bitu licznika synchronicznego modulo 5 liczącego w NKB (stany od 4 do 0). Licznik rozpoczyna pracę po asynchronicznym wprowadzeniu przerzutników w stan 0.
- 5. (3pkt) Metodą skracania zakresu pracy licznika synchronicznego z zerowaniem asynchronicznym modulo 16 w NKB (o stanach od 0 do 15) zaprojektowano: licznik liczący w NKB modulo 14 (ze stanem 0 w cyklu stanów). W wyniku oceny pracy wykonanego zgodnie z projektem licznika (w ramach testu licznik taktowano zegarem o okresie 1 sekunda) zaobserwowano, że stan 0 nie pojawia się, a po widocznym gołym okiem stanie 13 pojawia się stan 2. Proszę wyjaśnić:
- A) jak należy zaprojektować powyższy licznik,
- B) prawdopodobną przyczynę zaobserwowanego zjawiska oraz
- c) określić sposób umożliwiający modyfikację układu zapewniającą poprawną pracę.

#### Zad 1.

# Zad 2. Ma ktoś karno dla 5 zmiennych? Bo tam się dwie robiło i jakieś dzikie kombinacje.

Sprawdzian PTC część1 (18.11.2015) wersja1

- 4. Oblicz sumy dwóch par liczb: 12 i -8 oraz -1 i -15. Zarówno składniki jak i wynik proszę zapisać na 5 bitach . Proszę sprawdzić czy wynik jest poprawny.
- 5. Metodą Quine–McCluskey dokonać optymalizacji funkcji (e oznacza najstarszy bit) f(e,d,c,b,a)=SUM(2,3,5,7,8,11,27)+d(10,19,24) wynik optymalizacji proszę zapisać w sposób pozwalający na jej realizację funkcji wyłącznie za pomocą bramek NAND.
- 6. Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników JK tworzących licznik modulo 6 liczący w kodzie 0,1,2,3,4,5 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 0. Proszę uzasadnić poprawność wyboru. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę przedstawić funkcje wejść za pomocą wyrażenia typu: J1=SUM(1,3)+d(0,7,2,5).

Tam było coś w stylu: [dla E=0; AB/CD w Greyu] [dla E=1; AB/CD w Greyu od końca(10, 11, 01, 00)] //a które można łączyć?

Łączyć można te co się różnią jednym bitem, odbijasz lustrzanie od prawej krawedzi pierwszej tabeli to wszystko. Trzeba pozniej tylko uważać przy łączeniu w grupy;) Choc prawde mowiac zapisanie drugiej tabeli od 00,01,11,10 nie ma znaczenia jezeli wiesz jak sie laczy.

| Zad | 3. |
|-----|----|
|     |    |

Zad 4.

Zad 5.

Sprawdzian PTC część1 (30.11.2016) wersjaE, Bity od najmniej znaczącego: a,b,c,d,e.... MAX 12 pkt

- (1 pkt) Korzystając z notacji uzupełnieniowej (liczby dodatnie(znak moduł w NKB), liczby ujemne (znak moduł w U2)) spróbuj wyznaczyć używając słowa długości 5 bitów różnicę dwóch liczb: -16, -5. Proszę opisać i zastosować w praktyce dla dodawanych liczb test poprawności operacji dodawania.
- 2. (3pkt) Metodą Quine–McCluskey dokonać optymalizacji funkcji f(e,d,c,b,a)=∑(1,9,12,17,19,23,25,27,28,31)+d(13) wynik optymalizacji proszę zapisać w sposób pozwalający na realizację funkcji wyłącznie za pomocą bramek NAND.
- 3. (2pkt) Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników D tworzących licznik modulo 8 liczący w NKB kodzie od 3 do 10 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 3. Proszę uzasadnić poprawność wyboru zegarów. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę określić funkcję wejścia przerzutnika najstarszego bitu.
- (3pkt) Metodą optymalizacji łącznej wyznaczyć minimalne postacie funkcji F1 i F2. Funkcja F1=Π(1,3,5,8,9,11,12,13) i F2= Π(0,1,2,3,6,8,9,10,11,14)
- 5. (3pkt) Metodą skracania zakresu pracy licznika synchronicznego z zerowaniem asynchronicznym modulo 16 w NKB (o stanach od 0 do 15) zaprojektowano: licznik liczący w NKB modulo 12 (ze stanem 0 w cyklu stanów stabilnych). W wyniku oceny pracy wykonanego zgodnie z projektem licznika zaobserwowano, że po stanie maksymalnym pojawia się stan 4 zamiast stanu. Proszę:
- A) Określić co jest prawdopodobną przyczyną błędnej pracy,
- B) zaprojektować wykorzystany licznik synchroniczny modulo 16 z przerzutników JK czułych na zbocze opadające,
- C) skrócić licznik modulo 16 do opisanego układu mod12 za pomocą bramek,
- D) określić sposób modyfikacji pozwałający na usunięcie zaobserwowanego problemu.

| Zad 1. |  |  |  |
|--------|--|--|--|
| Zad 2. |  |  |  |
|        |  |  |  |
| Zad 3. |  |  |  |
| Zad 4. |  |  |  |
| Zad 5. |  |  |  |
|        |  |  |  |
|        |  |  |  |
| Zad 4. |  |  |  |
| Zad 5. |  |  |  |
| Zad 6. |  |  |  |

#### Sprawdzian PTC część1 (18.11.2015) wersja2

- Oblicz sumy dwóch par liczb: 12 i -9 oraz -1 i -14. Zarówno składniki jak i wynik proszę zapisać na 5 bitach . Proszę sprawdzić czy wynik jest poprawny.
- Metodą Quine–McCluskey dokonać optymalizacji funkcji (e oznacza najstarszy bit)
   f(e,d,c,b,a)=SUM(2,3,7,8,10,11,27)+d(5,19,24) wynik optymalizacji proszę zapisać w sposób pozwalający na jej realizację funkcji wyłącznie za pomocą bramek NAND.
- 6. Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników JK tworzących licznik modulo 6 liczący w kodzie 7,6,5,4,3,2 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 1. Proszę uzasadnić poprawność wyboru. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę przedstawić funkcje wejść za pomocą wyrażenia typu: J1=SUM(1,3)+d(0,7,2,5).

Zad 5.

Zad 6.

# Sprawdzian 1 ver3, Podstawy techniki cyfrowej 19.11.2015

- 5. Używając dla liczb dodatnich reprezentację binarną znak-moduł, dla liczb ujemnych reprezentację znak-U2 (uzupełnienie do 2) dodać następujące pary liczb: 40 i -120, 15 i -8 (wartości zapisano dziesiętnie), określić słownie niezbędną liczbę bitów używanych reprezentacji.
- 6. Proszę wykonać dodawanie w kodzie BCD liczb, które w kodzie dziesiętnym mają wartości 8257 i 1749.
- 7. Dla asynchronicznego licznika modulo 7 w kodzie 0,1,2,3,4,5,6, ( projekt metodą syntezy):
  - Proszę wyznaczyć sygnały zegarowe pozwalające na uproszczenie funkcji wejść przerzutników
  - Proszę wyznaczyć funkcje wejść przerzutników D

Licznik jest wprowadzany w stan początkowy za pomocą asynchronicznego resetu.

 Zminimalizować postać funkcji 5 zmiennych metodą McCluskeya F3=SUM (0,2,7,8,10,15,23,31)+d(13,29), zmienne abcde, α ma wagę 1.

Zad 5.

Zad 6.

Zad 7.

Zad 8.

# Sprawdzian 1/2015 z PTC Wer. 4

- Dokonać optymalizacji łącznej funkcji F1 i F2. Optymalizacja łączna minimalizuje liczbę implikantów użytych do implementacji wielu funkcji (dzięki wykorzystaniu implikantów wspólnych).F1=SUM(3,5)+d(7) F2=SUM(0,5)+d(2)
- 2. Metodą McCluskey'a dokonać optymalizacji funkcji F3=SUM(0,8,10,12,14,15,22)+d(7,20,26)
- 3. Wyznaczyć funkcje wzbudzeń przerzutników JK w synchronicznym liczniku liczącym w kodzie: 0,4,2,1,6. Licznik wprowadzamy w stan początkowy za pomocą asynchronicznego resetu.
- 4. Odjąć liczby (-13) i 18 korzystając z notacji uzupełnieniowej liczb ujemnych oraz notacji znak moduł liczb dodatnich. Wykonać obliczenia na 6 bitach i sprawdzić poprawność wyniku.

| Zad 1.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Zad 2.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| Zad 3.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| Zad 4.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| <ol> <li>Sprawdzian PTC część1 (9.12.2015) wersja5A</li> <li>Korzystając z notacji uzupełnieniowej (dodatnie(znak moduł), ujemne (znak U2)) wyznacz używając 5 bitów sumę trzech liczb: -16, -16, 8. Jeśli kolejność dodawania ma wpływ na wynik to wybierz właściwą i uzasadnij.</li> <li>Metodą Quine–McCluskey dokonać optymalizacji funkcji (e oznacza najstarszy bit)</li> <li>Metodą Quine–McCluskey dokonać optymalizacji funkcji (proszę zapisać w sposób pozwalający na jej f(e,d,c,b,a)=SUM(2,3,5,7,8,11,21,27)+d(10,19,24) wynik optymalizacji proszę zapisać w sposób pozwalający na jej proszę funkcji wyłącznie za pomocą bramek NAND.</li> <li>Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściowych). Licznik rozpoczyna pracę worzących licznik modulo 5 liczący w kodzie 0,1,2,3,4 (nie podano stanów przejściowych). Licznik rozpoczyna pracę wyrzących licznik modulo 5 liczący w kodzie 0,1,2,3,4 (nie podano stanów poprawność wyboru. Dobór sygnałów od asynchronicznego wprowadzenia przerzutników w stan 0. Proszę uzasadnić poprawność wyboru. Dobór sygnałów od asynchronicznego wprowadzenia przerzutników przerzutników. Proszę przedstawić funkcje wejść za zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę przedstawić funkcje wejść za pomocą wyrażenia typu: J1=SUM(1,3)+d(0,7,2,5).</li> <li>Proszę opisać w punktach metodę minimalizacji łącznej kilku funkcji tych samych wejść.</li> </ol> |
| Zad 1.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| Zad 2.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| Zad 3.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |

# Sprawdzian PTC część1 (9.12.2015) wersja5B

- 1. Korzystając z notacji uzupełnieniowej (dodatnie(znak moduł), ujemne (znak U2)) wyznacz używając 5 bitów sumę trzech liczb: -16, -16, 8. Jeśli kolejność dodawania ma wpływ na wynik to wybierz właściwą i uzasadnij.
- 2. Metodą Quine–McCluskey dokonać optymalizacji funkcji (e oznacza najstarszy bit) f(e,d,c,b,a)=SUM(2,3,5,7,8,11,21,27)+d(10,19) wynik optymalizacji proszę zapisać w sposób pozwalający na jej realizację funkcji wyłącznie za pomocą bramek NAND.
- 3. Dla licznika asynchronicznego proszę dokonać wyboru sygnałów zegarowych na wejściach przerzutników D tworzących licznik modulo 5 liczący w kodzie 0,1,2,3,4 (nie podano stanów przejściowych). Licznik rozpoczyna pracę od asynchronicznego wprowadzenia przerzutników w stan 0. Proszę uzasadnić poprawność wyboru. Dobór sygnałów zegarowych ma na celu minimalizację funkcji wejściowych przerzutników. Proszę przedstawić funkcje wejść za pomocą wyrażenia typu: J1=SUM(1,3)+d(0,7,2,5).
- 4. Dla metody łącznej minimalizacji wielu funkcji tych samych zmiennych określić grupy wykorzystywanych implikantów i sposób ich wykorzystania.

| Zad | 1 |  |
|-----|---|--|
|     |   |  |
|     |   |  |

Zad 4.

Zad 2.

Zad 3.

Zad 4.

Sprawdzian PTC część1 (9.12.2015) wersja1

- Sprawdzian PTC części (9.12.2013), werojat 1. Proszę zapisać w kodzie BCD liczby dziesiętne 2839 oraz 7842, a następnie dodać je wyjaśniając kroki procedury. Proszę sprawdzić
  - 2. Metodą Quine–McCluskey dokonać optymalizacji funkcji (e oznacza najstarszy bit) f(e,d,c,b,a)=SUM(2,3,5,7,11,21,24,27)+d(10,19) wynik optymalizacji proszę zapisać w sposób pozwalający na realizację funkcji wyłącznie za pomocą bramek NAND.
  - 3. Licznik synchroniczny zbudowano z modułów liczników mod 16 z wejściami: zegarowym, zgody na zliczanie i wejściem asynchronicznym zerowania. Miał on (po wstępnym zerowaniu) liczyć w kodzie modulo 24.
    - W tym celu poprawnie zaprojektowano i wykonano układ wykrywający na wyjściu licznika wartość 24. Wygenerowany przez układ sygnał podawano na wejście zerujące liczników. Zaobserwowano jednak błędną pracę licznika, który zerował się, lecz występowało to w złym momencie - wkrótce po osiągnięciu stanu 15.
  - Proszę zaprojektować licznik synchroniczny (schemat połączeń z dokładnością do bramki NOT) w sposób, który zapewni usunięcie wyżej opisanego problemu. Czym jest ten problem spowodowany?

# Sprawdzian PTC część1 (23.11.2017) wersja3 czas 45 minut.

- 1 pkt Korzystając z notacji uzupełnieniowej (dodatnie(znak moduł), ujemne (znak U2)) wyznacz używając wystarczającą liczbę bitów sumę trzech liczb dodając kolejno dwie pierwsze liczby i do ich wyniku trzecią: -50, -13, 34. Jak ustalić niezbędna liczbę bitów zapewniającą poprawność powyższego ciągu operacji dodawania.
- 2. 2 pkt Proszę zaprojektować licznik synchronicznego modulo 50 zrealizowany metodą skracania przy użyciu liczników modulo 16 liczących w NKB. Proszę podać warunki pozwalające na określenie minimalnego okresu zegara wejściowego. Wejście zerujące jest synchroniczne. W przypadku wykorzystania, proszę określić znaczenie następujących czasów – parametrów elementów składowych: czas propagacji licznika mod 16, czas propagacji układu bramek (co najmniej jedna), czas wyprzedzenia, czas martwy, czas podtrzymania, czas zerowania. Proszę uzasadnić podane warunki na okres zegara.
- 3. 3 pkt Proszę dokonać optymalizacji łącznej 3 funkcji:  $F1(c,b,a) = \Sigma(0,1,5,7)$   $F2(c,b,a) = \Sigma(0,2,6,7)$   $F3 = \Sigma(0,4,5)$  Czy koszt rozwiązania wynikającego z optymalizacji łącznej okazał się lepszy od wyniku optymalizacji indywidualnej każdej z funkcji. Oprócz wyniku proszę opisać słownie sposób wyznaczenia rozwiązania.

# Sprawdzian PTC część1 (9.12.2015) wersja2

- 1. Korzystając z notacji uzupełnieniowej (dodatnie(znak moduł), ujemne (znak U2)) wyznacz używając 5 bitów sumę trzech liczb: -5, -13, 8. Jeśli kolejność dodawania ma wpływ na poprawność operacji to wybierz właściwą i uzasadnij.
- 2. Proszę dla licznika asynchronicznego mod 11 (liczącego w NKB od zera): Na schemacie zaznaczyć sposób połączenia wejść zegarowych oraz wejść inicjacji pracy,
  - Podać funkcję najstarszego wyjścia w postaci kanonicznej uproszczonej przy użyciu symboli ∏ i d.
- 3. Proszę dokonać optymalizacji łącznej funkcji: F1(c,b,a) = Σ(1,2,3,4) F2(c,b,a) = Σ(1,4,5,6) Czy wynik optymalizacji łącznej jest w tym przypadku lepszy od wyniku optymalizacji indywidualnej funkcji. Oprócz wyniku proszę opisać słownie sposób wyznaczenia rozwiązania funkcji.

# prawdzian PTC część1 (30.11.2017) wersja4 czas 45 minut.

- 1. 1 pkt Korzystając z notacji uzupełnieniowej (dodatnie(znak moduł), ujemne (znak U2)) wyznacz używając wystarczającą liczbę bitów sumę trzech liczb dodając kolejno dwie pierwsze liczby i do ich wyniku trzecią: 50, 14, -34. Jak ustalić niezbędna liczbę bitów zapewniającą poprawność powyższego ciągu operacji dodawania. 2. 1 pkt Proszę zaprojektować licznik asynchroniczny modulo 4 w oparciu przerzutniki D. Proszę określić kolejne stany
- licznika z uwzględnieniem stanów przejściowych.
- 3. 1pkt Proszę określić przyczynę problemu oraz sposób jej usunięcia. Licznik synchroniczny został zaprojektowany metodą skracania zakresu zliczania. Zerowanie jest asynchroniczne. Po osiągnięciu stanu maksymalnego = 14 przechodzi w stan = 6 zamiast stanu = 0. Proszę narysować schemat układu usuwającego problem przy założeniu, że licznik jest czuły na zbocze narastające, a wejście zerujące jest aktywne poziomem wysokim. Proszę określić w jaki sposób należy podłączyć układ do wcześniej zaprojektowanego licznika.
- 4. 3 pkt Proszę dokonać optymalizacji łącznej 3 funkcji: F1(c,b,a) = ∏ (0,1,5,7) F2(c,b,a) = ∏ (0,2,6,7) F3= ∏ (0,4,5) Czy koszt rozwiązania wynikającego z optymalizacji łącznej okazał się lepszy od wyniku optymalizacji indywidualnej każdej z funkcji . Oprócz wyniku proszę opisać słownie sposób wyznaczenia rozwiązania.

Sprawdzian PTC część1 (13.12.2017) wersja5 czas 45 minut.

- 1 pkt Korzystając z notacji uzupełnieniowej (dodatnie(znak moduł), ujemne (znak U2)) spróbuj wyznaczyć za pomocą reprezentacji binarnej 8 bitowej sumę liczb -64 i -63. Po dodaniu wartości binarnych sprawdź poprawność wyniku.
- 2. 2 pkt Proszę zaprojektować licznik synchronicznego modulo 200 zrealizowany metodą skracania przy użyciu liczników modulo 16 liczących w NKB. Proszę podać warunki pozwalające na określenie minimalnego okresu zegara wejściowego. Wejście zerujące jest asynchroniczne. W przypadku wykorzystania, proszę określić znaczenie następujących czasów parametrów elementów składowych: czas propagacji licznika mod 16, czas propagacji układu następujących czasów parametrów elementów składowych: czas propagacji licznika mod 16, czas propagacji układu bramek, czas wyprzedzenia, czas martwy, czas podtrzymania, czas zerowania. Proszę uzasadnić podane warunki na okres zegara.
- 3 pkt Proszę dokonać optymalizacji łącznej funkcji: F1(d,c,b,a) = Σ(2,3,4,6,7,12,13,14,15) i funkcji
  F2(d,c,b,a)=∏(4,5,6,7,8,10,11,12,14,15) Oprócz wyniku postaci minimalnych funkcji proszę opisać słownie sposób
  wyznaczenia rozwiązania. Czy koszt rozwiązania wynikającego z optymalizacji łącznej okazał się lepszy od wyniku
  optymalizacji indywidualnej każdej z funkcji .